Full Adder on summain, joka lisää kolme tuloa ja tuottaa kaksi lähtöä. Kaksi ensimmäistä tuloa ovat A ja B ja kolmas tulo on C-IN-tulona. Lähtösiirto on merkitty C-OUT ja normaali lähtö on nimetty S, joka on SUM. C-OUT tunnetaan myös enemmistön 1:n ilmaisimena, jonka lähtö nousee korkealle, kun useampi kuin yksi tulo on korkea. Täysi summainlogiikka on suunniteltu siten, että se voi ottaa kahdeksan tuloa yhdessä tavunlaajuisen summaimen luomiseksi ja siirtobitin kaskadoimiseksi summaimesta toiseen. käytämme täyden summaimen, koska kun siirtobitti on käytettävissä, on käytettävä toista 1-bittistä summainta, koska 1-bittinen puolisummain ei ota siirtobittiä. 1-bittinen täyssummain lisää kolme operandia ja tuottaa 2-bittiset tulokset.
Täydellinen lisäysten totuustaulukko:
SUMMA:n looginen lauseke: = A' B' C-IN + A' B C-IN' + A B' C-IN' + A B C-IN = C-IN (A' B' + A B) + C-IN' (A' B) + A B') = C-IN XOR (A XOR B) = (1,2,4,7)
Looginen lauseke C-OUT:lle: = A’ B C-IN + A B’ C-IN + A B C-IN’ + A B C-IN = A B + B C-IN + A C-IN = (3,5,6,7)
Toinen muoto, jossa C-OUT voidaan toteuttaa: = A B + A C-IN + B C-IN (A + A') = A B C-IN + A B + A C-IN + A' B C-IN = A B (1 + C-IN) + A C- IN + A' B C-IN = A B + A C-IN + A' B C-IN = A B + A C-IN (B + B') + A' B C-IN = A B C-IN + A B + A B' C-IN + A' B C-IN = A B (C-IN + 1) + A B' C-IN + A' B C-IN = A B + A B' C-IN + A' B C -IN = AB + C-IN (A' B + A B')
Siksi COUT = AB + C-IN (A EX – TAI B)

Full Adder logiikkapiiri.
Täyssummaimen käyttöönotto puolisummaimien avulla:
Täyssummaimen toteuttamiseen tarvitaan 2 puolisummainta ja TAI-portti.
Tällä logiikkapiirillä voidaan lisätä kaksi bittiä yhteen, ottamalla siirto seuraavaksi alemmasta suuruusluokasta ja lähettämällä siirto seuraavaan korkeampaan suuruusluokkaan.
Full Adderin käyttöönotto NAND-porteilla:
Full Adderin käyttöönotto NOR-porteilla:
Yhteensä 9 NOR-porttia tarvitaan täyden summaimen toteuttamiseen.
Yllä olevassa logiikkalausekkeessa tunnistetaan 1-bittisen puolisummaimen logiikkalausekkeet. 1-bittinen täyssummain voidaan saada aikaan peräkkäisellä kaksi 1-bittistä puolisummainta.
Full Adderin edut ja haitat digitaalisessa logiikassa
Full Adderin edut digitaalisessa logiikassa:
1. Joustavuus: Täysi käärme voi lisätä kolme informaatiobittiä, mikä tekee siitä joustavamman kuin puolikyykäärme. Sitä voidaan myös käyttää monibittisten lukujen lisäämiseen sitomalla eri täyssummaimia yhteen.
2. Kuljetustiedot: Täysviperissä on välitystulo, jonka avulla se voi suorittaa monibittisten lukujen laajentamisen ja ketjuttaa eri summaimia yhteen.
3. Nopeus: Täyskäärme toimii erittäin nopeasti, mikä tekee siitä kohtuullisen käytettävän nopeissa tietokonepiireissä.
Full Adderin haitat digitaalisessa logiikassa:
1. Monimutkaisuus: Täyskäärme on hämmästyttävämpi kuin puolikyykäärme ja vaatii enemmän osia, kuten XOR, AND tai mahdollisesti sisäänkäynnit. Se on myös haastavampaa toteuttaa ja suunnitella.
2. Levityslykkäys: Täydellä viper-piirillä on leviämisviive, joka on aika, joka kuluu tuloksen muuttumiseen tiedon säätämisen valossa. Tämä voi aiheuttaa ajoitusongelmia tietokonepiireissä, erityisesti nopeissa kehyksissä.
Full Adderin käyttö digitaalisessa logiikassa:
1. Aritmeettiset piirit: Täyssummaimia käytetään matemaattisissa piireissä kaksinkertaisten lukujen lisäämiseen. Siinä vaiheessa, kun ketjuun liitetään erilaisia täydentäjiä, ne voivat lisätä monibittisiä parillisia lukuja.
gigatavun ja megatavun ero
2. Tietojen käsittely: Täysi lisälaitteita käytetään tiedonkäsittelysovelluksissa, kuten edistynyt signaalinkäsittely, tiedon salaus ja virheiden korjaus.
3. Laskurit: Täyssummaimia käytetään laskureissa laskemaan yhteen tai vähentämään määrää yhdellä.
4. Multiplekserit ja demultiplekserit: Täyssummaimia käytetään multipleksereissä ja demultipleksereissä kurssitietojen valinnassa.
5. Muisti pyrkii: Täyssummaimia käytetään muistin osoitepiireissä tietyn muistialueen sijainnin tuottamiseksi.
6.ALU:t: Täydelliset summaimet ovat olennainen osa ALU:ita, joita käytetään siruissa ja tietokoneistetuissa signaaliprosessoreissa.
Full Adderin käyttöönotto NOR-porteilla: